Dual J-K Negative-Edge-Triggered Flip-Flops With Clear And Preset The SN74LS112ADR is a dual J-K negative-edge-triggered flip-flop manufactured by Texas Instruments (TI).  
### **Specifications:**  
- **Logic Type:** J-K Flip-Flop  
- **Number of Circuits:** 2  
- **Trigger Type:** Negative Edge  
- **Output Type:** Differential  
- **Supply Voltage (Vcc):** 4.75V to 5.25V  
- **Operating Temperature Range:** 0°C to 70°C  
- **Package / Case:** SOIC-16  
- **Mounting Type:** Surface Mount  
- **Propagation Delay Time:** 20ns (typical)  
- **High-Level Output Current:** -0.4mA  
- **Low-Level Output Current:** 8mA  
### **Descriptions:**  
- The SN74LS112ADR contains two independent J-K flip-flops with individual J, K, clock (CLK), preset (PRE), and clear (CLR) inputs.  
- Each flip-flop changes state on the negative-going edge of the clock pulse.  
- Features direct clear and preset inputs for asynchronous control.  
### **Features:**  
- **Dual Negative-Edge-Triggered Flip-Flops**  
- **Asynchronous Clear and Preset Inputs**  
- **LS (Low-Power Schottky) Technology**  
- **Wide Operating Voltage Range**  
- **High Noise Immunity**  
- **Compatible with TTL Inputs and Outputs**  
This information is based on the manufacturer's datasheet.